Supplyframe
Supplyframe XQ
Datasheet5
Component Search Engine
Findchips
bom2buy
Siemens Xcelerator
关注我们
扫码关注
获取工程师必备礼包
板卡试用/精品课
设计助手
电子硬件助手
元器件查询
资讯
设计资源
技术应用
产业研究
直播
课程
社区
企业专区
活动
搜索
热搜
搜索历史
清空
创作中心
加入星计划,您可以享受以下权益:
创作内容快速变现
行业影响力扩散
作品版权保护
300W+ 专业用户
1.5W+ 优质创作者
5000+ 长期合作伙伴
立即加入
推荐
文章
视讯
原创
推荐
电路方案
技术资料
原厂资料
原厂参考设计
实验室
新品发布
电路分析
拆解
评测
产业推荐
产业地图
研究报告
供需商情
产业图谱
汽车电子
工业电子
消费电子
通信/网络
半导体
与非网论坛
NXP社区
RF社区
ROHM社区
ST中文论坛
企业中心
企业入驻
行业活动
板卡申请
首页
标签
芯片设计
芯片设计
加入交流群
扫码加入
获取工程师必备礼包
参与热点资讯讨论
类型
全部
方案
资料
文章
视讯
课程
直播
新鲜
热门
电路方案
查看更多
芯片设计
数据终端
输电线路在线监控系统方案
北京东用科技有限公司
2023/08/11
2994
文章
查看更多
“资本创新、拥抱AI和自开架构”是芯片设计业实现新旧动能转换的三大产业生态机会(一)
作者:北京华兴万邦管理咨询有限公司 在经过23年和24年连续两年去库存和恢复调整之后,2025年对于国内集成电路设计产业来讲,是迎接挑战去实现新旧动能转换的一年。DeepSeek等人工智能(AI)技术演进推动智能化普及带来了诸多巨大的机会,它们正逐渐在越来越多的消费市场和垂直行业市场上显现;全面国产化加速与川普上台后更加复杂的地缘政治环境相互交融,也使集成电路这个需要全球市场的行业必须重新寻找做强
与非网编辑
200
03/25 08:42
RISC-V
eda
芯片行业内卷的正面意义
这两年我对内卷的观点发生了很大的变化。以前我讲芯片和MCU内卷的案例比较多,直觉上觉得某些行业好内卷,企业生存压力好大,各种资源被浪费,反正是各种负面影响,但渐渐我领悟到内卷也有其正面意义。
土人观芯
422
03/24 13:35
芯片设计
芯片行业
增加验证覆盖范围并减少工作量?SmartDV完备的VIP助您实现又快又好的芯片设计!
随着现代芯片的复杂性不断提高,验证成为芯片设计过程中最耗时和费力的部分,许多芯片设计项目通常要耗费大约60%-80%的项目资源用于验证,并且还成为了整个设计过程中的瓶颈,能否顺利完成验证成为了决定芯片上市时间(TTM)和项目整体成本的关键。正是因为这样的复杂性和重要性,采用验证IP(VIP)等工具,并与值得信赖的IP伙伴合作是回报最高的途径,这将帮助芯片设计师解决过程中遇到的问题。 专业的验证IP
与非网编辑
309
03/19 10:44
FPGA
芯片设计
【资料分享】时序分析圣经(原版)
随着芯片工艺进入纳米时代,时序分析成为确保设计可靠性的核心环节。《Static Timing Analysis for Nanometer Designs》由行业资深专家撰写,系统解析静态时序分析(STA)的理论与实战技巧,是芯片设计工程师、验证工程师及研究生的必备指南!
IC芯博士
223
03/19 09:30
芯片设计
时序分析
必看!IC设计初学入门指南!
很多朋友都听说过芯片设计行业高门槛、高要求、高薪资,但没有具体了解这个门槛和要求到底有多高。以芯片设计校招来看,基本都是要求硕士起步。再说知识储备,数电模电、数集模集是基础中的基础,模块/接口/协议是重要考核项,Verilog/sv你得烂熟于心,EDA工具你得用的驾轻就熟……后文会讲,此处不再赘述。
IC修真院
1645
03/17 13:43
芯片设计
ic设计
视讯
查看更多
16:57
高层对话-2024,专访中科昊芯| RISC-V架构如何提升DSP芯片的竞争力?
李坚
2182
2024/12/06
12:19
良率提升,EDA功不可没 — 西门子EDA对话紫光展锐
与非网记者
4070
2024/01/18
10:01
回顾来时路,共话新机遇 – 西门子EDA对话清华大学周祖成教授
与非网记者
3377
2023/11/29
12:30
攻城狮 温戈:芯片设计工程师 内卷到 “家”了!
与非网小编
606
2021/09/02
04:53
5G如何影响芯片设计
夏珍
582
2021/04/12
05:49
对话澜起科技CEO 杨崇和:26年专“芯”致志
与非网编辑
1288
2020/09/10
课程
查看更多
6课时
厨房吊柜控制系统设计之无线触摸遥控板设计
凡亿教育
02/14 15:18
免费
3877
1课时
芯片版图设计基础系列课预备课程
Moore8摩尔吧
2021/07/08
免费
6116
1课时
卷积运算的循环顺序修改与乘加器阵列映射——神经网络加速器与SOC芯片设计(十五)
蔡宇杰
2019/11/28
¥
49
901
1课时
定点数运算与权重在内存中的排布方式——神经网络加速器与SOC芯片设计(十四)
蔡宇杰
2019/11/28
¥
49
954
1课时
通用池化运算单元架构设计与工程实现——神经网络加速器与SOC芯片设计(十三)
蔡宇杰
2019/11/28
¥
49
875
1课时
特征的内存映射方式、通用池化运算单元的功能需求与架构设计
蔡宇杰
2019/11/28
免费
903
1课时
加速器中的访存模块与内部总线的原理(下)——神经网络加速器与SOC芯片设计(十一)
蔡宇杰
2019/11/28
¥
49
969
1课时
加速器中的访存模块与内部总线原理(上)——神经网络加速器与SOC芯片设计(十)
蔡宇杰
2019/11/28
免费
909
1课时
DMA的工作原理与基于AXI-HP总线的DMA模块设计——神经网络加速器与SOC芯片设计(九)
蔡宇杰
2019/11/28
¥
49
995
1课时
AXI4-HP总线(二)——神经网络加速器与SOC芯片设计(八)
蔡宇杰
2019/11/28
¥
49
907
1课时
RS485协议与基于FIFO收发的数据通路设计——神经网络加速器与SOC芯片设计(七)
蔡宇杰
2019/11/28
¥
49
915
1课时
AXI-lite协议细讲、寄存器访问的通路设计与GPIO——神经网络加速器与SOC芯片设计(六)
蔡宇杰
2019/11/28
¥
49
925
1课时
上板实验、AXI-lite从设备与波形抓取、搭建仿真环境——神经网络加速器与SOC芯片设计(五)
蔡宇杰
2019/11/28
¥
49
951
1课时
AXI4-lite协议解读,IP封装与总线挂载——神经网络加速器与SOC芯片设计(四)
蔡宇杰
2019/11/28
¥
49
958
1课时
由SRAM到DRAM——神经网络加速器与SOC芯片设计(三)
蔡宇杰
2019/11/28
¥
49
928
热门作者
换一换
芯广场
不烧脑了解大多元器件命名的底层逻辑,芯片命名=相亲小伙?
贸泽电子
通过车载以太网提升数据网络
ZLG致远电子公众号
ZLG嵌入式笔记(连载32) | 拯救NAND/eMMC:延长闪存寿命
晶发电子
晶振:DeepSeek背后的“隐形基石”
CW32生态社区
【CW32模块使用】1.47寸彩屏
相关标签
51单片机
芯片
单片机
电路设计方案
毕业设计
云计算
AI芯片
半导体设备
pcb设计
汽车芯片
小程序
电子硬件助手
元器件查询
客服
人工客服
(售后/吐槽/合作/交友)
顶部